DS26504
T1/E1/J1/64KCC BITS элемент
Отличительные особенности:
- Принимает 19.44 МГц и 8 кГц опорные синхроимпульсы в дополнению к стандартным T1, E1 и 64 кГц композитным синхроимпульсам
- Совместимость с композитными синхроимпульсами GR378
- Совместимость с 2048 кГц интерфейсом синхронизации G.703
- Совместимость с 64 кГц интерфейсом синхронизации G.703 A вариантов А и В
- Совместимость с японским 64 кГц композитным интерфейсом синхронизации G.703
- Совместимость с японским 6312 кГц интерфейсом синхронизации G.703
- Подключение к стандартным интерфейсам T1/J1 (1.544 МГц) и E1 (2.048 МГц)
- Подключение к интерфейсам T1/J1 и E1 с CMI кодированием
- Выход передатчика T1/E1 синхроимпульсов, способный работать непосредственно на полезную нагрузку
- Интерфейс с длинными и короткими линиями
- Передача и прием T1 ВОС SSM сообщений с индикацией изменений принятых сообщений состояния и подтверждения
- Передача и прием E1 Sa(n) Bit SSM сообщений с индикацией изменений принятых сообщений состояния
- Бескристальный подавитель переходных колебаний с режимом ФНЧ для режимов Т1 и Е1
- Полностью независимые приемник и передатчик
- Встроенные программно выбираемые приемный и передающий терминалы Внутренний Выбираемый по программе
- Принимают и Посылают Побочную Оконечную заделку для 75/100/110/120/133 Ом
- Режим слежения для мостовых приложений
- Поддержка 16.384, 12.8, 8.192, 4.096, 2.048 или 1.544 МГц основных синхроимпульсов
- 64 кГц, 400 Гц и 8 кГц выход в режиме композитного синхросигнала
- 8- битный параллельный мультиплексируемый или не мультиплексируемый управляющий порт, совместимый со стандартами фирм Intel или Motorola
- Последовательный управляющий SPI порт и режим аппаратного управления
- Обеспечивает LOS, AIS и LOF индикацию через аппаратные выходы
- Быстрое отключение выхода передатчика подачей сигнала на вывод для защитного отключения
- IEEE 1149.1 JTAG пограничное сканирование
- 3.3 В питание при допустимом питании портов ввода-вывода 5 В
- Программно и по выводам совместимость с DS26502 и DS26503
Области применения:
- Синхронизация BITS
- Преобразователи скоростей
Структурная схема :
Общее описание:
DS26504 - усовершенствованный интегрированный формирователь временных меток (BITS) для восстановления принятых синхросигналов. Также он способен работать как основной T1/E1 приемопередатчик. Приемник может восстановить синхроимпульсы из T1, E1, 64 кГц композитного (64KCC) и 6312 кГц потоков. В T1 и E1 режимах может быть возвращено синхронизационное сообщение состояния (SSM). Передатчик может непосредственно подключаться к интерфейсам T1, E1 или 64KCC, при этом формировать SSM в режимах E1 и T1. DS26504 может преобразовать синхросигнал с любой поддерживаемой частотой в другой синхросигнал, частота которого также поддерживается. Также DS26504 может принять 8 кГц и 19.44 МГц синхросигналы. Имеется отдельный выход 6312 кГц синхроимпульсов. Управляется прибор по параллельному, последовательному или аппаратному порту.
Документация:
|
|
875 Kb Engl Описание микросхемы |
|